Realizacja w układach FPGA jednostek operacyjnych działających w arytmetyce ułamkowej / Oleg Maslennikov, Natalia Maslennikova, Piotr Pawłowski, Włodzimierz Khadzhynov, Anatoli Sergyienko.
Rodzaj materiału:
ArtykułPraca zawiera: - Krajowa Konferencja Elektroniki (6 ; 2007 ; Darłowo, Polska). KKE'2007
| Typ dokumentu | Obecna biblioteka | Sygnatura | Status | Termin zwrotu | Kod kreskowy | |
|---|---|---|---|---|---|---|
Rozdział
|
Bibliografia Prac Pracowników - BPK | 85061 (Przeglądaj półkę(Otwórz poniżej)) | Nie można wypożyczyć | |||
Artykuł
|
Bibliografia Prac Pracowników - BPK | 0674 (Przeglądaj półkę(Otwórz poniżej)) | Nie można wypożyczyć |
Zakończ przeglądanie półki (Zakończ przeglądanie półki)
Dane z autopsji.
Na podstawie przeprowadzonych badań autorzy udowodnili, że stosowanie arytmetyki ułamkowej RFA w jednostkach operacyjnych systemów jednoukładowych przeznaczonych do realizacji algorytmów algebry liniowej i innych algorytmów regularnych wymagających wykonania operacji dzielenia, pozwala: - zmniejszyć ich złożoność sprzętową, dzięki dwukrotnemu zmniejszeniu złożoności sprzętowej kombinacyjnych bloków mnożenia i zamiany bloków dzielenia na bloki mnożenia; - zwiększyć wydajność jednostek przetwarzających, dzięki zmniejszeniu czasu opóźnienia bloków mnożenia i szczególnie dzielenia, możliwości wykorzystania wbudowanych bloków mnożenia lub bloków DSP oraz możliwości realizacji, w tym samym obszarze reprogramowalnym SoC, większej liczby bloków operacyjnych.
