000 01779naa a22002411i 4500
001 BPP
003 BPK
005 20180220150127.0
008 151203s2006 pl f |100 0 pol d
040 _cBPK
_dKOSZ 005/ac
080 _a621.3.037.37
100 1 _aSŁOWIK, Adam.
_d2005 - .
_bPolitechnika Koszalińska - Wydział Elektroniki i Informatyki,
_cKatedra Inżynierii Komputerowej
245 1 0 _aEwolucyjna minimalizacja poboru mocy podczas procesu testowania kombinacyjnych układów cyfrowych /
_cAdam Słowik, Michał Białko.
500 _aDane z autopsji.
520 _aPrzedstawiono zastosowanie algorytmu ewolucyjnego do minimalizacji poboru mocy podczas procesu testowania kombinacyjnych układów cyfrowych. Przy użyciu proponowanej metody dokonano doboru kolejności podawania na wejścia układu wektorów testowych, aby liczba przełączeń bramek wchodzących w jego skład była jak najmniejsza. Pod uwagę wzięto cztery układy wybrane z literatury. Otrzymane wyniki ukazują, że możliwe jest użycie algorytmu ewolucyjnego do zmniejszenia liczby przełączeń bramek testowanego układu, a tym samym do zmniejszenia mocy pobieranej przez niego podczas procesu testowania.
650 4 _aInteligencja sztuczna.
650 4 _aAlgorytmy genetyczne.
655 4 _aMateriały konferencyjne.
700 1 _aBIAŁKO, Michał.
_d1996 - .
_bPolitechnika Koszalińska - Wydział Elektroniki i Informatyki,
_cKatedra Inżynierii Komputerowej
773 0 _iW :
_tPiąta Krajowa Konferencja Elektroniki : materiały konferencji. T. 1/2. -
_dKoszalin : Wydaw. Uczelniane Politechniki Koszalińskiej, 2006. -
_gs. 167-172
711 2 2 _aKrajowa Konferencja Elektroniki
_n(5 ;
_d2006 ;
_cDarłówko Wschodnie, Polska).
_pKKE'2006
942 _cROZ
_2UKD
999 _c553
_d553